小梅哥2024全新FPGA Verilog数字逻辑设计与验证--0基础手把手学FPGA系列--基于Xilinx Artix-7

9.4万
99
2024-05-11 22:40:12
正在缓冲...
767
347
2531
175
基于Verilog的FPGA数字逻辑设计与验证系列课程,0基础手把手教学 ,讲语法细节,讲软件使用,讲设计思路,讲验证方法,讲调试技巧。细致入微,确保0基础的同学也能跟得上节奏。 本课程针对小梅哥全新Xilinx FPGA开发板ACX750录制和剪辑。
FPGA烤肉饭,多放孜然少放盐,不要香菜
视频选集
(1/92)
自动连播
00_ACX750开发板资料介绍
16:26
03A_基于ACX750开发板的FPGA设计流程——Verilog输入
32:42
03B_基于ACX750开发板的FPGA设计流程——仿真验证
43:29
03C_基于ACX750开发板的FPGA设计流程——板级验证
24:00
04A_如何快速找到开发板各个功能管脚——Vivado新手使用常见错误解析
04:06
04C_仿真顶层设置错误导致波形位置或高阻态
04:24
04D_Vivado新手使用常见错误解析——关闭已经在运行的仿真
00:23
04E_Vivado新手使用常见错误解析——修改源码后如何重新仿真
01:41
04F_Vivado新手使用常见错误解析——添加子模块信号到仿真中查看波形
02:32
04G_Vivado新手使用常见错误解析——对仿真波形按模块分组展示
01:20
04H_Vivado新手使用常见错误解析——仿真报错的常见解决方法与思路
06:10
05A_基于Artix-7的FPGA设计流程——三八译码器Verilog实现
30:19
05B_基于Artix-7的FPGA设计流程——三八译码器仿真验证
15:22
05C_基于Artix-7的FPGA设计流程——三八译码器板级验证
13:12
06A_时序逻辑原理之D触发器与计数器原理详解
17:20
06B_时序逻辑计数器的Verilog实现
33:13
06C_时序逻辑计数器设计仿真验证
20:11
06D_时序逻辑计数器设计板级验证
16:11
07A_使用移位实现LED流水灯
28:51
07B_使用循环移位实现LED流水灯
07:21
07C_使用38译码器原理实现LED流水灯
13:05
08_Verilog基础语法与应用讲解之参数化设计
22:00
09_使用参数化设计实现模块的重用
30:20
10_详解阻塞赋值和非阻塞赋值
18:14
11A_线性序列机原理与应用-任务1
20:33
11B_线性序列机原理与应用-任务2
26:46
11C_线性序列机原理与应用-任务3
17:38
11D_线性序列机原理与应用-任务4
46:21
12A_串口通信发送原理
34:08
12B_UART串口发送逻辑设计要点分析
20:40
12C_UART串口发送逻辑Verilog
57:27
12D_UART串口发送逻辑优化
27:23
13A_UART串口接收逻辑设计要点分析
27:25
13B_UART串口接收逻辑的Verilog设计与验证
53:48
13C_UART串口接收设计优化
14:32
14_亚稳态危害及应对方法
17:12
15A_基于状态机的按键消抖原理
21:10
15B_绘制按键消抖状态转移图
14:46
15C_基于状态机的按键消抖verilog实现
43:54
15D_按键消抖模块的仿真验证-
32:27
16A数码管动态扫描显示原理
24:25
16B_数码管动态扫描数字逻辑建模
24:58
16C_数码管动态扫描显示的Verilog实现
31:00
17A_串行移位寄存器原理详解
40:35
17B_使用74HC595驱动8位8段数码管
43:18
17C_使用74HC595驱动数码管动态显示
17:12
18A_基于SPI接口的ADC芯片功能和接口时序介绍
37:23
18B_使用线性序列机思路分析SPI接口的ADC芯片接口时序
23:08
18C_基于线性序列机的SPI接口ADC控制逻辑设计
55:25
19A_使用线性序列机设计SPI接口的TLV5618型DAC芯片驱动逻辑
26:15
19B_使用线性序列机思维分析SPI接口的TLV5618型DAC时序
23:01
19C_TLV5618型DAC控制器仿真和板级验证
40:48
21A_认识并理解FPGA中的存储器模型_ROM
11:30
21B_学习使用Vivado中的存储器资源_ROM
28:17
21C_嵌入式存储器RAM介绍
11:10
21D_嵌入式块存储器RAM实现和仿真
30:18
22A_FIFO模型与应用场景详解
47:40
22B_FIFO模型的仿真验证
54:09
23A_时钟管理单元介绍和PLL仿真验证
28:03
24A_DDS原理详解
33:34
24B_DDS结构的FPGA实现于仿真
37:41
25A VGA成像原理与时序详解
25:00
25B VGA控制器verilog设计与实现
25:52
25C VGA控制器时序仿真调试
15:43
25D_VGA控制器板级验证方法
22:22
25E 多分辨率适配VGA控制器设计
21:39
26A RGB_TFT显示屏原理与驱动实现
26:47
26B 实现串口接受图像写入RAM
27:32
26C_串口传图到RAM并TFT显示系统设计与调试
27:01
01-基于FPGA的以太网应用课程简介
06:59
02-FPGA实现以太网现状介绍
12:54
03-UDP以太网传输回环测试实验实操
32:22
04-UDP以太网传输OV5640图像显示案例实操
24:34
05-MII-GMII-RGMII接口介绍
31:19
06-FPGA开发板的以太网电路介绍
15:44
07-MAC层帧结构详解01
22:31
08-MAC层帧结构详解02
24:08
09-GMII转RGMII接口原理与实现方法
41:28
10-RGMII转GMII接口原理与实现方法
36:31
11-ARP协议原理与报文结构
30:56
12-使用以太网组包工具构建ARP请求报文
23:58
13-手动生成ARP报文的CRC校验值
20:12
14-手动CRC的ARP报文发报实验
39:07
15-自动CRC的ARP报文发送实验
35:12
16-自动CRC的ARP报文发送实验-补充内容
05:57
17-IP协议报文格式解析
26:47
18-IP报头校验和计算原理与实现
24:58
19-UDP报文格式解析
28:14
20-UDP发送逻辑设计与验证
22:15
21-高性能UDP发送逻辑设计要点(一)
38:48
22-高性能UDP发送逻辑设计要点(二)
20:21
23-UDP数据报的接收与解析
39:45
客服
顶部
赛事库 课堂 2021拜年纪